Hvordan konvertere logiske porter til NAND?

Forfatter: Helen Garcia
Opprettelsesdato: 22 April 2021
Oppdater Dato: 11 Kan 2024
Anonim
Hvordan konvertere logiske porter til NAND? - Elektronikk
Hvordan konvertere logiske porter til NAND? - Elektronikk

Innhold

Kretser som bruker logiske porter til å behandle signaler, fungerer i henhold til beregningslogikk. Noen av de vanligste portene er AND (E), OR (OR), NOR (NOT OR) og NAND (NOT E). Boolsk logikk styrer svarene og driften av disse kretsene. Disse portene er inkludert i integrerte kretsbrikker. Et av målene med dataindustrien har alltid vært å minimere produksjonskostnadene. Selv om det er ferdige chips som utfører hvert av disse logiske svarene, er det NAND-porter som er billigst å produsere. Det er mulig å gjøre sett med porter til sjetonger som bare bruker NAND-porter for å oppnå samme respons. Komplekse kretsløp kan inneholde tusenvis av logiske svar; dermed er besparelsene oppnådd ved å konvertere det meste av kretsen til NAND-porter betydelige.


Bruksanvisning

Trinn 1

Velg en krets du vil forenkle ved å konvertere noen eller alle AND, OR eller NOR-porter til NAND-porter. Prøv å håndtere en krets om gangen.

Steg 2

Bytt ut hver IKKE-port i diagrammet med en NAND-port med de to inngangene koblet til en. NAND-porten vil nå fungere som en IKKE-port i henhold til logiktabellen (sannhetstabell).

Trinn 3

Bytt ut hver AND-port med en NAND-port, og koble deretter utgangen til den NAND-porten til inngangene til en annen NAND-port. Dette vil generere en sannhetstabell som er identisk med AND gate-tabellen.

Trinn 4

Endre OR-porten til en NAND-port som har en inverter på begge innganger og en annen inverter ved utgangen. Den resulterende logiske tabellen er identisk med den til en ELLER-port. Kretsen kan endres for å eliminere omformerne ved å koble til NAND-porter konfigurert som IKKE-porter på hver av inngangene til en NAND-port konfigurert som en AND-port. Til slutt brukes utgangen fra denne OG-konfigurasjonen som inngang for en annen NAND-port konfigurert som en IKKE-port.